XCVU9P-2FLGB2104I – Porowhita Whakakotahitia, Whakamaua, Huranga Kuaha Whakatakataka Marae
Huanga Hua
MOMO | WHAKAMAHI | KORERO |
Kāwai | Takiwa Whakakotahi (ICs) | |
Mfr | AMD | |
Rangatū | Virtex® UltraScale+™ | |
Mōkī | Paepae | |
Tūnga Hua | Hohe | |
DigiKey Ka taea te Papatono | Kaore i Manatoko | |
Te maha o nga LAB/CLB | 147780 | |
Te maha o nga huānga arorau/nga pūtau | 2586150 | |
Moka RAM Tapeke | 391168000 | |
Tau o I/O | 702 | |
Ngaohiko - Tuku | 0.825V ~ 0.876V | |
Momo Whakaeke | Maunga Mata | |
Te Waahi Mahi | -40°C ~ 100°C (TJ) | |
Mōkī / Take | 2104-BBGA, FCBGA | |
Mōkī Pūrere Kaiwhakarato | 2104-FCBGA (47.5x47.5) | |
Tau Hua turanga | XCVU9 |
Tuhinga & Media
TE MOMO RAUEMI | LINK |
Rauraraunga | Virtex UltraScale+ Pepa Raraunga FPGA |
Nga Korero Taiao | Xiliinx RoHS Tiwhikete |
Nga Tauira EDA | XCVU9P-2FLGB2104I na Ultra Librarian |
Taiao & Kaweake whakarōpūtanga
HUanga | WHAKAMAHI |
Tūnga RoHS | ROHS3 Whakariterite |
Taumata Makuku (MSL) | 4 (72 haora) |
ECCN | 3A001A7B |
HTSUS | 8542.39.0001 |
Nga FPGA
Ko te FPGA (Field Programmable Gate Array) he whanaketanga atu o nga taputapu ka taea te whakarite pera i te PAL (Programmable Array Logic) me te GAL (General Array Logic).I puta mai hei ara iahiko ahua-rite i roto i te mara o Application Specific Integrated Circuits (ASICs), e whakatika ana i nga ngoikoretanga o nga ara iahiko ritenga me te wikitoria i te iti o nga kuaha o nga taputapu ka taea te whakarite.
Ko te hoahoa FPGA ehara i te ako noa mo nga maramara, engari ko te whakamahi i nga tauira FPGA mo te hoahoa o nga hua i etahi atu ahumahi.Kaore i rite ki nga ASIC, he nui ake te whakamahi i nga FPGA i roto i te ahumahi whakawhitiwhiti.Na roto i te tātaritanga o te maakete hua FPGA o te ao me nga kaiwhakarato e pa ana, me nga ahuatanga o naianei i Haina me nga hua o te FPGA a-whare ka kitea i roto i te ahunga whanaketanga a meake nei o te hangarau e tika ana, he mahi tino nui ki te whakatairanga i te whakapai ake. o te taumata pūtaiao me te hangarau o Haina.
He rereke ki te tauira tawhito o te hoahoa maramara, ko nga maramara FPGA kaore i te herea ki te rangahau me nga maramara hoahoa, engari ka taea te arotau mo te tini o nga hua me tetahi tauira maramara motuhake.Mai i te tirohanga o te taputapu, ko te FPGA ake he ara iahiko whakauru i roto i te ara iahiko ahua-rite, kei roto nga waahanga whakahaere mamati, nga waahanga whakauru, nga waahanga whakaputa me nga waahanga whakauru.I runga i tenei kaupapa, he mea tika kia arotahi ki te arotautanga maramara matawhānui o te maramara FPGA, me te taapiri i nga mahi maramara hou ma te whakapai ake i te hoahoa maramara o naianei, na reira ka ngawari te hanganga maramara katoa me te whakapai ake i nga mahi.
Hanganga taketake:
Ko nga taputapu FPGA kei roto i tetahi momo ara iahiko ahua-rite i roto i nga waahanga whakauru motuhake, he raupapa arorau ka taea te whakarite ka taea te whakaoti i te raru o te iti o te tatau ara iahiko o nga taputapu taketake.Ko te hanganga taketake o te FPGA ko nga waahanga whakauru me nga putanga whakaputa, nga poraka arorau ka taea te whirihora, nga waahanga whakahaere karaka mamati, te RAM poraka kua whakauruhia, nga rauemi waea, nga matua pakeke kua whakatapua, me nga waahanga mahi o raro.Kei te whakamahia nuitia nga FPGA i roto i te hoahoa ara iahiko matihiko na te nui o nga rauemi waea waea, nga kaupapa tukurua me te whakauru teitei, me te iti o te haumi.Ko te rere o te hoahoa FPGA kei roto i te hoahoa algorithm, te whaihanga waehere me te hoahoa, te whakakore i te poari, te kaihoahoa me nga whakaritenga pono ki te whakatu i te hanganga algorithm, te whakamahi i te EDA ki te whakatu i te kaupapa hoahoa, ki te HD ranei ki te tuhi i te waehere hoahoa, te whakarite ma te whaihanga waehere Ka tutuki te otinga hoahoa. nga whakaritenga pono, ka mutu ka mahia te patuiro taumata-poari, ma te whakamahi i te ara iahiko whirihoranga ki te tango i nga konae e tika ana ki roto i te maramara FPGA hei manatoko i te mahi tuturu.