LCMXO2-256HC-4TG100C Taketake me te Hou me te Utu Whakataetae I roto i nga Kaihoko IC
Huanga Hua
Waehere Pbfree | Ae |
Waehere Rohs | Ae |
Wāhanga Waehere Huringa Ora | Hohe |
Kaihanga Ihs | LATTICE SEMICONDUCTOR CORP |
Waehere Mokete Wahi | QFP |
Whakaahuatanga mokete | LFQFP, |
Tatau Pin | 100 |
Tae Waehere Tautukunga | whaimana |
Waehere ECCN | EAR99 |
Waehere HTS | 8542.39.00.01 |
Kaihanga Samacsys | Whakawhitiwhiti Whakawhiti |
Āhuahira tāpiri | HE WHAKAMAHI HOKI I TE 3.3 V WHAKAMAHI WHAKAMAHI |
JESD-30 Waehere | S-PQFP-G100 |
JESD-609 Waehere | e3 |
Te roa | 14 mm |
Taumata Makuku | 3 |
Te maha o nga whakaurunga kua whakatapua | |
Te maha o nga Raina I/O | |
Te maha o nga whakaurunga | 55 |
Te maha o nga Putanga | 55 |
Te maha o nga Kapeka | 100 |
Te Mahinga Mahi-Max | 85 °C |
Te Pawera Mahi-Min | |
Whakahaere | 0 NGĀ KOREUTU, 0 I/O |
Taumahi Putanga | WHAKANUI |
Mahinga Tiana mokete | KIRIHIA/EPOXY |
Waehere kete | LFQFP |
Waehere Ōritenga mōkī | TQFP100,.63SQ |
Te ahua o te kete | WHAWHAI |
Kāhua mōkī | FLATPACK, KAUPAPA KAUPAPA, KAUPAPA KAUPAPA |
Tikanga Tapaki | PAEKE |
Te Paemahana Rerenga Peak (Cel) | 260 |
Nga Taonga Hiko | 2.5/3.3 V |
Momo arorau Papatono | FLASH PLD |
Whakatairanga Rore | 7.36 ns |
Te Mana Tohu | Kaore i te Tohu |
Teitei Noho-Max | 1.6 mm |
Ngaohiko-Max | 3.462 V |
Ngaohiko-Min | 2.375 V |
Ngaohiko-Nom | 2.5 V |
Maunga Mata | Ae |
Paemahana Kōeke | ATU |
Whakamutunga | Tiini Mate (Sn) |
Puka Kapeka | PAIRAU KARU |
Tauranga Whakamutunga | 0.5 mm |
Tūnga Kāpeka | TUKU |
Wā@Tīmata Rere Pawera-Mōrahi (ngā) | 30 |
Whānui | 14 mm |
Whakataki Hua
Ko te Pūrere Papatono Rorohiko Matatini (CPLD) he tono-motuhake i roto i te Awhiowhio Whakauru (ASIC) i roto i te LSI (Large Scale Integrated Circuit) Integrated Circuit).He pai mo te whakahaere i te hoahoa punaha mamati kaha, a he watea tona mana whakaroa.Ko te CPLD tetahi o nga taputapu tipu tere i roto i nga iahiko whakauru.
Ko nga waahanga mo te CPLD
Ko te CPLD he taputapu arorau ka taea te whakarite me te tauine nui me te hanganga uaua, no te whānuitanga o te tauine nui.iahiko whakauru.
E rima nga waahanga matua o te CPLD: te paraka raupapa arorau, te wae tonotono, te roanga o te hua hua, te raupapa waea ka taea te whakarite me te paraka whakahaere I/O.
1. Poraka Huanga Ararau (LAB)
Ko te paraka huānga arorau he huānga o nga pūtau tonotono 16, me te maha o nga LABS e hono tahi ana e te huānga whakahōtaka (PIA) me te pahi o te ao.
2. Waeine Tonotono
Ko te wae tonotono i roto i te raupapa MAX7000 e toru nga poraka mahi: he raupapa arorau, he matrix whiriwhiri hua, me te rehita ka taea.
3. Kua roa te wa hua
Ko tetahi kupu hua o ia pūtau tonotono ka taea te whakahoki whakamuri ki te raupapa arorau.
4. PIA raupapa waea ka taea
Ka taea te hono atu ki ia LAB ki te hanga i te arorau e hiahiatia ana ma te raupapa waea ka taea.Ko tenei pahi o te ao he hongere ka taea te hono i tetahi puna tohu i roto i te taputapu ki tona haerenga.
5. Paraka whakahaere I/O
Ko te poraka mana I/O ka taea e ia titi I/O te whirihora takitahi mo te whakauru/whakaputa me te mahi rua.
Whakatauritenga o CPLD me FPGA
Ahakoa e ruaFPGAaCPLDhe taputapu ASIC ka taea te whakamahere me te maha o nga ahuatanga noa, na te rereketanga o te hanganga o te CPLD me te FPGA, kei a raatau ano o raatau ahuatanga:
He pai ake te 1.CPLD mo te whakaoti i nga momo algorithms me te arorau whakakotahi, a he pai ake te FP GA mo te whakaoti i te arorau raupapa.I etahi atu kupu, he pai ake te FPGA mo te hanganga whai rawa flip-flop, i te mea he pai ake te CPLD mo te iti-flop iti me te hanganga hua hua.
2. Ko te hanganga ararere haere tonu o te CPLD e whakatau ana he rite tonu te whakaroa o te taima me te matapae, i te mea ko te hanganga ararere kua wehea o FPGA e whakatau ana i tana whakaroa kaore i te maarama.
Ko te 3.FPGA he ngawari ake i te CPLD i roto i te kaupapa.Ko te CPLD te kaupapa ma te whakarereke i te mahi arorau me te ara iahiko hononga a-roto, i te mea ko te FPGA te kaupapa ma te huri i te waea o te hononga o roto.Ka taea te whakarite i te FP GA i raro i te kuaha arorau, ko te CPLD kei raro i te poraka arorau.
4.Ko te whakauru o te FPGA he teitei ake i te CPLD, a, he nui ake te hanganga waea me te whakatinanatanga arorau.
Ko te 5.CPLD he pai ake te whakamahi i te FPGA.Ko te kaupapa CPLD ma te whakamahi i te hangarau E2PROM, FASTFLASH ranei, kaore he maramara mahara o waho, he ngawari ki te whakamahi.Heoi, me penapena nga korero hotaka o FPGA ki te mahara o waho, a he uaua te tikanga whakamahi.
6. He tere ake te CPLDS i te FPgas me te nui ake o te wa matapae.Ko tenei na te mea ko nga FPGAs he hootaka taumata-kuti me nga hononga kua tohatohahia i waenga i te CLBS, ko te CPLDS he kaupapa taumata poraka arorau me nga hononga i waenga i o raatau poraka arorau ka whakakotahi.
7.I roto i te kaupapa, ko te nuinga o te CPLD i runga i te E2PROM, FLASH ranei te whakamaarama whakamaarama, ko nga wa o te kaupapa ki te 10,000 nga wa, ko te painga ko te kore e ngaro te mana o te punaha i nga korero hotaka.Ka taea te wehea te CPLD ki nga waahanga e rua: ko te kaupapa i runga i te kaitakataka me te kaupapa i runga i te punaha.Ko te nuinga o te FPGA kei runga i te kaupapa SRAM, ka ngaro nga korero hotaka i te wa e whakakorehia ana te punaha, a me tuhi nga raraunga hotaka ki te SRAM mai i waho o te taputapu i ia wa ka hikohia.Ko tana painga ka taea te whakarite i nga wa katoa, ka taea te whakarite tere i roto i te mahi, kia tutuki ai te whirihoranga hihiri i te taumata o te poari me te taumata o te punaha.
8.He pai te noho muna a CPLD, he kino te muna a FPGA.
9.I te nuinga o te waa, ko te kaha o te kaha o te CPLD he nui ake i te FPGA, me te teitei ake o te tohu whakauru, ka tino kitea.